高速电路设计与仿真分析:Cadence实例设计详解出版时间:2010年版内容简介 电路设计,尤其是现代高速电路系统的设计,是一个随着电子技术的发展而日新月异的工作,具有很强的趣味性,也具有相当的挑战性。《高速电路设计与仿真分析:Cadence实例设计详解》的目的是要使电子系统设计工程师们能够更好地掌握高速电路系统设计的方法和技巧,跟上行业发展要求。因此,《高速电路设计与仿真分析:Cadence实例设计详解》由简到难、由理论到实践讲述了如何使用Cadence工具进行高速电路系统设计,以及利用仿真分析对设计进行指导和验证。《高速电路设计与仿真分析:Cadence实例设计详解》定位于那些希望挑战高速电路系统设计的工程师,他们应该已经具备了相应的电子系统设计的基本知识和技能。目录第1章 高速系统设计简介1.1 PCB设计技术回顾1.2 什么是“高速”系统设计1.3 如何应对高速系统设计1.3.1 理论作为指导和基准1.3.2 实践经验积累1.3.3 时间效率平衡1.4 小结第2章 高速系统设计理论基础2.1 微波电磁波简介2.2 微波传输线2.2.1 微波等效电路物理量2.2.2 微波传输线等效电路2.3 电磁波反射2.4 微波传输介质2.4.1 微带线Microstrip Line2.4.2 微带线的损耗2.4.3 带状线Strip Line2.4.4 同轴线Coaxial Line2.4.5 双绞线 Twist Line2.4.6 差分传输线2.4.7 差分阻抗2.5 “阻抗”的困惑2.5.1 阻抗的定义2.5.2 为什么要考虑阻抗2.5.3 传输线结构和传输线阻抗2.5.4 瞬时阻抗和特征阻抗2.5.5 特征阻抗和信号完整性2.5.6 为什么是50Ω2.6 阻抗的测量2.7 “阻抗”的困惑之答案2.8 小结第3章 信号完整性简介3.1 什么是信号完整性3.2 信号完整性问题分类3.3 反射的产生和预防3.3.1 反射的产生3.3.2 反射的消除和预防3.3.2.1 匹配3.3.2.2 拓扑结构设计3.4 串扰的产生和预防3.4.1 串扰的产生3.4.2 串扰的预防与消除3.5 电源完整性分析3.5.1 电源系统设计目标3.5.2 电源系统设计方法3.5.3 电容的理解3.5.4 SSN分析和应用3.6 电磁兼容性EMC和电磁干扰EMI3.7 影响信号完整性的其他因素3.8 小结第4章 Cadence高速系统设计工具4.1 Cadence高速系统设计流程4.2 约束管理器Constrain Manager4.3 SigXplorer信号完整性分析工具4.3.1 S参数(Scattering parameters)4.3.2 过孔模型生成(Via Modeling)4.3.3 通道分析CA(Channel Analysis)4.4 前仿和后仿第5章 Cadence高速系统设计流程及工具使用5.1 高速电路设计流程的实施条件分析5.2 IBIS模型和DML模型5.2.1 IBIS模型介绍5.2.2 IBIS文件介绍5.2.3 DML模型5.2.4 如何获得IBIS模型5.2.5 在Cadence中使用IBIS模型5.2.6 IBIS2 SigNoise的警告和错误参考5.3 仿真库的建立和设置5.4 仿真分析条件设置5.4.1 Cross-section——PCB叠层设置5.4.2 DC Nets——直流电压设置5.4.3 Devices——器件类型和管脚属性设置5.4.4 SI Models——为器件指定模型5.4.5 SI Audit——仿真条件的检查5.5 系统设计和(预)布局5.6 使用SigXP进行仿真分析5.6.1 拓扑结构抽取5.6.2 在SigXP中进行仿真5.6.2.1 设置激励和仿真类型5.6.2.2 设置仿真参数5.6.2.3 查看仿真结果5.6.2.4 为什么要进行参数扫描仿真5.7 约束规则生成5.7.1 简单约束设计——Prop Delay 5.7.2 拓扑约束设计——Wiring5.7.3 时序相关约束设计——Switch-Settle Delay5.8 约束规则的应用5.8.1 层次化约束关系5.8.2 约束规则的映射5.8.3 Constrain Mananer的使用5.9 布线后的仿真分析和验证5.9.1 布线后仿真的必要性5.9.2 布线后仿真流程5.10 电源完整性设计5.10.1 电源完整性设计方法5.10.2 电源完整性设计分析步骤5.10.3 多节点仿真分析5.10.4 电容的布局和布线5.10.5 合理认识电容的有效去耦半径5.11 SSN的设计分析5.12 小结第6章 高速系统设计实例设计分析6.1 设计实例介绍6.2 DDR设计分析6.2.1 DDR规范的DC和AC特性6.2.2 DDR规范的时序要求6.2.3 DDR芯片的电气特性和时序要求6.2.4 DDR控制器的电气特性和时序要求6.3 仿真库的建立6.3.1 DDR芯片的IBIS文件处理6.3.2 FPGA的IBIS模型文件处理6.3.3 仿真库的建立6.4 仿真条件设置——Setup Advisor6.4.1 设置叠层和阻抗特性6.4.2 设置电压6.4.3 器件类型和模型设置6.5 (预)布局6.6 仿真约束的生成和实施6.6.1 网络整理和仿真对象规划6.6.2 结构抽取与仿真分析6.6.3 DDR地址总线约束定义6.6.4 DDR数据总线仿真分析和约束6.6.4.1 DDR数据总线仿真分析6.6.4.2 DDR数据总线时序仿真分析6.6.5 DDR数据总线约束定义6.6.6 约束的时序验证6.7 约束实施和布线6.8 布线后的仿真验证06.9 DDR总线的其他分析技术6.9.1 DDR2和DDR3介绍6.9.2 DDR2仿真分析设计方法6.9.3 DIMM系统设计分析方法6.10 电源完整性——多节点仿真分析6.11 灵活使用Cadence高速设计流程第7章 高速串行差分信号仿真分析及技术发展挑战7.1 高速串行信号介绍7.2 Cadence中高速串行信号仿真分析流程和方法7.2.1 系统级设计7.2.2 互连设计和S参数7.2.3 通道分析和预加重设计7.2.4 时域分析和验证7.3 3.125Gbps差分串行信号设计实例仿真分析7.3.1 设计用例说明7.3.2 设计用例解析7.3.3 设计用例的使用7.4 高速串行信号设计挑战7.4.1 有损传输线和PCB材料的选择7.4.2 高频差分信号的布线和匹配设计7.4.3 过孔的Stub效应7.4.4 连接器信号分布7.4.5 预加重和均衡7.4.6 阻抗,还是阻抗7.4.7 6 Gbps,12 Gbps!然后7.5 5Gbps以上的高速差分串行信号仿真和IBIS-AMI模型7.5.1 5 Gbps以上的高速差分串行信号仿真7.5.2 IBIS-AMI模型7.6 抖动(Jitter)7.6.1 认识抖动(Jitter)7.6.2 实时抖动分析7.6.3 抖动各分量的典型特征第8章 实战后的思考参考书目术语和缩略词 上一篇: 集成电路设计基础 2011年版 下一篇: 变频器、可编程序控制器及触摸屏综合应用技术实操指导书 第二版