纳米集成电路制造工艺作者:张汝京 编著出版时间:2014年版内容简介 《纳米集成电路制造工艺》共分19章,涵盖先进集成电路工艺的发展史,集成电路制造流程、介电薄膜、金属化、光刻、刻蚀、表面清洁与湿法刻蚀、掺杂、化学机械平坦化,器件参数与工艺相关性,DFM(Design for Manufacturing),集成电路检测与分析、集成电路的可靠性,生产控制,良率提升,芯片测试与芯片封装等项目和课题。国内从事半导体产业的科研工作者、技术工作者和研究生可使用《纳米集成电路制造工艺》作为教科书或参考资料。目录第1章 半导体器件1.1 N型半导体和P型半导体1.2 二极管1.3 金属氧化物半导体场效晶体管1.4 电容和电感第2章 集成电路制造工艺发展趋势2.1 引言2.2 横向微缩所推动的工艺发展趋势2.2.1 光刻技术2.2.2 沟槽填充技术2.2.3 互连层RC延迟的降低2.3 纵向微缩所推动的工艺发展趋势2.3.1 等效栅氧厚度的微缩2.3.2 源漏工程2.3.3 自对准硅化物工艺2.4 弥补几何微缩的等效扩充2.4.1 高k金属栅2.4.2 载流子迁移率提高技术2.5 展望参考文献第3章 CMOS逻辑电路及存储器制造流程3.1 逻辑技术及工艺流程3.1.1 引言3.1.2 CMOS工艺流程3.2 存储器技术和制造工艺3.2.1 概述3.2.2 DRAM和eDRAM3.2.3 闪存3.2.4 FeRAM3.2.5 PCRAM3.2.6 RRAM3.2.7 MRAM参考文献第4章 电介质薄膜沉积工艺4.1 前言4.2 氧化膜/氮化膜工艺4.3 栅极电介质薄膜4.3.1 栅极氧化介电层-氮氧化硅(SiOxNy)4.3.2 高k栅极介质4.4 半导体绝缘介质的填充4.4.1 高密度等离子体化学气相沉积工艺4.4.2 O3-TEOS的亚常压化学气相沉积工艺4.5 超低介电常数薄膜4.5.1 前言4.5.2 RC delay对器件运算速度的影响4.5.3 k为2.7-3.0的低介电常数材料4.5.4 k为2.5的超低介电常数材料4.5.5 Etching stop layer and copper barrier介电常数材料参考文献第5章 应力工程5.1 简介5.2 源漏区嵌入技术5.2.1 嵌入式锗硅工艺5.2.2 嵌入式碳硅工艺5.3 应力记忆技术5.3.1 SMT技术的分类5.3.2 SMT的工艺流程5.3.3 SMT氮化硅工艺介绍及其发展5.4 双极应力刻蚀阻挡层5.5 应力效应提升技术参考文献第6章 金属薄膜沉积工艺及金属化6.1 金属栅6.1.1 金属栅极的使用6.1.2 金属栅材料性能的要求6.2 自对准硅化物6.2.1 预清洁处理6.2.2 镍铂合金沉积6.2.3 盖帽层TiN沉积6.3 接触窗薄膜工艺6.3.1 前言6.3.2 主要的问题6.3.3 前处理工艺6.3.4 PVD Ti6.3.5 TiN制程6.3.6 W plug制程6.4 金属互连6.4.1 前言6.4.2 预清洁工艺6.4.3 阻挡层6.4.4 种子层6.4.5 铜化学电镀6.4.6 洗边和退火6.5 本章 总结参考文献第7章 光刻技术第8章 干法刻蚀第9章 集成电路制造中的污染和清洗技术第10章 超浅结技术第11章 化学机械平坦化第12章 器件参数和工艺相关性第13章 可制造性设计第14章 半导体器件失效分析第15章 集成电路可靠性介绍第16章 集成电路测量第17章 良率改善第18章 测试工程第19章 芯片封装 上一篇: 光信息大气传输理论与检测技术 下一篇: 激光辐射及应用