数字电路与系统设计(修订版)作 者: 丁志杰,赵宏图,梁淼 著出版时间: 2014内容简介 本书是工业和信息化部“十二五”规划教材。本着加强基础的原则,本书着重数字电路的基础知识,涵盖电子信息类专业本科生所应该掌握的相关专业基础知识,重点突出逻辑分析与逻辑设计部分。本书对所涉及的器件做全面、详细的介绍,采用业界习惯使用的ANSI/IEEE Std 91a-1991符号系统中的第二套,即特定符号系统,以与数据手册相适应。全书共分11章,主要内容包括:数制与编码、逻辑代数基础、逻辑门电路、组合逻辑电路、锁存器与触发器、常用时序电路组件、时序逻辑电路、脉冲信号的产生和整形、数模与模数变换器、存储器及可编程器件概述、ASM图与系统设计等。本书配套电子课件、习题参考答案等。目录第1章 数制与编码 11.1 数制 11.2 数制转换 21.2.1 二、八、十六进制到十进制的转换 21.2.2 二、八、十六进制之间的转换 21.2.3 十进制到二、八、十六进制的转换 31.3 二进制符号数的表示方法 41.3.1 原码表示法 51.3.2 反码表示法 51.3.3 补码表示法 51.3.4 符号数小结 81.4 二-十进制编码 81.5 格雷码 91.6 ASCII符 111.7 检错码和纠错码 111.7.1 检错码 111.7.2 纠错码 12小结 12习题 12第2章 逻辑代数基础 142.1 概述 142.1.1 事物的二值性 142.1.2 布尔代数 142.2 逻辑变量和逻辑函数 152.2.1 基本的逻辑运算和逻辑变量 152.2.2 逻辑函数 182.2.3 逻辑函数与逻辑电路的关系 192.3 逻辑代数的基本运算规律 202.3.1 逻辑代数的基本定律 202.3.2 三个重要规则 212.3.3 逻辑代数基本定理 232.3.4 复合逻辑运算和复合逻辑门 242.4 逻辑函数的两种标准形式 302.4.1 最小项和最大项 302.4.2 标准表达式和真值表 342.5 逻辑函数的代数化简法 382.5.1 化简逻辑函数的意义及化简方法 382.5.2 代数化简法 412.6 逻辑函数的卡诺图化简法 462.6.1 卡诺图 462.6.2 最小项的合并规律 542.6.3 用卡诺图化简逻辑函数 562.6.4 多输出逻辑函数的卡诺图化简法 602.7 非完全描述逻辑函数 612.7.1 非完全描述逻辑函数 612.7.2 利用无关项化简非完全描述逻辑函数 622.8 逻辑函数的描述 642.8.1 逻辑函数的描述方法 642.8.2 逻辑函数描述方法之间的转换 66*2.9 逻辑函数的Q-M化简法 682.9.1 蕴涵项,主蕴涵项,本质蕴涵项 692.9.2 Q-M化简法推演过程 702.9.3 覆盖过程 722.9.4 非完全描述逻辑函数的Q-M化简法 74小结 76习题 77第3章 逻辑门电路 843.1 概述 843.2 晶体管的开关作用 843.2.1 二极管的开关作用 843.2.2 三极管的开关特性 853.3 基本逻辑门电路 893.3.1 分立元件门电路 893.3.2 复合门电路 913.4 TTL集成门电路 913.4.1 TTL“与非”门的基本原理 913.4.2 TTL“与非”门的特性及参数 923.5 其他类型的TTL门电路 993.5.1 集电极开路“与非”门 993.5.2 三态输出门 1023.6 MOS门电路 1033.6.1 CMOS反相器 1033.6.2 其他逻辑功能的CMOS门电路 1043.6.3 CMOS门电路的特点及使用 1053.7 CMOS数字集成电路的各种系列 1063.8 TTL与CMOS电路的级联 1073.8.1 由TTL驱动CMOS 1073.8.2 由CMOS驱动TTL 108小结 108习题 109第4章 组合逻辑电路 1124.1 概述 1124.2 常用数字集成组合逻辑电路 1134.2.1 编码器 1134.2.2 译码器 1184.2.3 加法器 1234.2.4 数值比较器 1274.2.5 数据选择器和数据分配器 1294.3 组合电路逻辑分析 1324.3.1 组合电路逻辑分析步骤 1324.3.2 组合电路逻辑分析实例 1334.4 组合电路逻辑设计 1384.4.1 用小规模集成电路实现逻辑函数 1384.4.2 用中规模集成电路实现逻辑函数 1404.4.3 一般设计步骤和设计举例 1514.5 组合逻辑电路中的竞争与冒险现象 1594.5.1 竞争与冒险现象及其成因 1594.5.2 冒险现象的类型及识别 1614.5.3 冒险现象的排除 161小结 163习题 164第5章 锁存器与触发器 1695.1 基本RS锁存器 1695.1.1 电路结构 1695.1.2 功能分析 1695.1.3 功能描述 1705.1.4 集成基本RS锁存器 172*5.1.5 防抖动开关 1725.1.6 基本RS锁存器存在的问题 1725.2 门控RS锁存器 1735.2.1 电路结构 1735.2.2 功能分析 1735.2.3 功能描述 1735.2.4 门控RS锁存器的特点 1745.3 D锁存器 1755.3.1 电路结构 1755.3.2 功能分析 1755.3.3 D锁存器功能描述 1755.3.4 集成D锁存器 1765.4 主从式RS触发器 1765.4.1 电路结构 1775.4.2 功能分析 1775.4.3 功能描述 1785.5 TTL主从式JK触发器 1785.5.1 电路结构 1785.5.2 功能分析 1785.5.3 功能描述 1795.6 TTL维持阻塞式D触发器 1805.6.1 电路结构 1805.6.2 功能分析 1815.6.3 功能描述 1815.6.4 集成维持阻塞式D触发器 1825.7 CMOS锁存器与触发器 1825.7.1 CMOS锁存器 1825.7.2 CMOS触发器 1835.8 T触发器和T'触发器 1845.8.1 T触发器 1845.8.2 T'触发器 1855.9 触发器的功能转换 1855.9.1 状态方程法 1855.9.2 驱动表法 1865.10 触发器的动态参数 187小结 187习题 187第6章 常用时序电路组件 1896.1 寄存器 1896.1.1 锁存器组成的寄存器 1896.1.2 触发器组成的寄存器 1896.2 异步计数器 1906.2.1 异步二进制加法计数器 1906.2.2 脉冲反馈复位(置位)式任意模M异步加法计数器 1916.2.3 异步二进制减法计数器 1936.2.4 可逆异步二进制计数器 1936.2.5 n位异步二进制计数器小结 1936.3 同步二进制计数器 1946.4 集成计数器 1946.4.1 异步二五十计数器74LS290 1956.4.2 同步二进制计数器74LS161/74LS163 1986.4.3 其他集成计数器 2036.5 移位寄存器 2036.5.1 移位寄存器 2036.5.2 移位寄存器的应用 2056.5.3 多功能移位寄存器74LS194 2066.5.4 其他集成移存器 207小结 208习题 208第7章 时序逻辑电路 2117.1 概述 2117.1.1 同步时序电路的特点与结构 2117.1.2 同步状态机 2147.1.3 同步时序电路的描述方法 2197.2 同步时序逻辑电路――状态机的分析 2267.2.1 同步时序电路的分析步骤 2267.2.2 同步时序电路分析实例 2277.3 同步时序逻辑电路――状态机的设计 2357.3.1 逻辑抽象 2357.3.2 状态化简 2397.3.3 状态分配(状态编码) 2467.3.4 触发器类型的选择 2497.3.5 逻辑方程组的获取 2507.4 实用时序逻辑电路的分析与设计 2627.4.1 同步计数器和同步分频器 2637.4.2 移存型计数器 2747.4.3 同步序列信号发生器 2827.4.4 阻塞反馈式异步计数/分频器 297小结 310习题 311第8章 脉冲信号的产生和整形 3238.1 概述 3238.2 连续矩形脉冲波的产生 3238.2.1 环形振荡器 3238.2.2 对称式多谐振荡器 3248.2.3 石英晶体多谐振荡器 3258.3 单稳态触发器 3268.3.1 由门电路组成的单稳态触发器 3268.3.2 集成单稳态触发器 3298.3.3 单稳态触发器的应用 3318.4 施密特触发器 3328.4.1 由门电路组成的施密特触发器 3328.4.2 集成施密特触发器 3348.4.3 施密特触发器的应用 3368.5 555定时器及其应用 3378.5.1 555定时器的电路结构及功能 3378.5.2 555定时器的应用 338小结 343习题 343第9章 数模、模数变换器 3469.1 数模转换器 3469.1.1 权电阻型DAC 3469.1.2 R2R T形电阻网络DAC 3489.1.3 倒T形电阻网络DAC 3499.1.4 DAC中的电子开关 3509.1.5 单片集成DAC AD7520及其用法 3509.1.6 DAC的主要参数 3519.1.7 DAC的应用 3529.2 模数转换器 3549.2.1 采样保持 3549.2.2 量化与编码 3559.2.3 并行比较式ADC 3559.2.4 计数式ADC 3569.2.5 逐次比较式ADC 3579.2.6 双积分式ADC 3599.2.7 集成ADC举例 3619.2.8 ADC的参数 363小结 364习题 364第10章 存储器及可编程器件概述 36610.1 只读存储器 36610.1.1 ROM的结构与原理 36610.1.2 现代ROM的行列译码结构 36810.1.3 PROM、EPROM、EEPROM 36910.1.4 ROM的内部结构及ROM的扩展 36910.2 随机存取存储器RAM 37010.2.1 概述 37010.2.2 静态随机存储器SRAM 37010.2.3 动态随机存储器DRAM 37210.3 可编程逻辑器件PLD简介 37210.3.1 可编程逻辑阵列PLA 37210.3.2 可编程逻辑器件PAL、GAL 374小结 379习题 379第11章 ASM图与系统设计 38111.1 寄存器传输级RTL 38111.2 算法状态机ASM 38211.2.1 ASM图 38211.2.2 ASM图举例 38311.3 交通灯控制器的设计 38411.3.1 系统分析 38411.3.2 系统构成 38511.3.3 交通灯控制系统的ASM图 38511.3.4 主状态机的设计 38611.3.5 寄存器及组合模块的设计 38811.3.6 交通灯控制器系统的实现 38911.4 数字乘法器的设计 38911.4.1 系统分析 38911.4.2 总体方案 39011.4.3 ASM图 39111.4.4 主状态机的设计 39111.4.5 寄存器及组合模块的设计 39211.4.6 数字乘法器的实现 395小结 395习题 395参考文献 397 上一篇: 信号分析与处理 [李会容,缪志农 主编] 2013年版 下一篇: 主动控制中的信号处理