360book 首页 > 行业图书 > 电子信息 > 正文 打印 下载 

数字电子技术基础 第三版 [成立,王振宇主编] 2016年版  下载

360book.com  2017-08-15 00:00:00  下载

数字电子技术基础 第三版
作 者: 成立,王振宇
出版时间: 2016
内容简介
  此次修订根据国家教育部2004年颁发的“电子技术基础课程(数字部分)”的基本要求,综合编者36年以来的教学经验,本着对电子信息类课程教改的思路和负责任的态度进行编写。书中内容以数字集成电路为主,采取重点突出、难点分散和理论联系实际的方法。全书拟分9章(详见后面的编书目录),每章均有适量的例题和习题,对第2版教材的部分习题作出切合教学实际的修订。
目  录
第3版前言
第2版前言
第1版前言
第1章数字电路基础
引言
1.1数字信号与数字电路
1.1.1模拟信号和数字信号
1.1.2数字技术的发展及其应用
1.1.3数字集成电路的特点及其分类
1.1.4数字电路的分析方法
1.2数制与编码
1.2.1常用的计数制及其相互转换规律
1.2.2编码
1.3逻辑代数基础
1.3.1逻辑代数的3种基本运算
1.3.2逻辑代数的基本公式和常用公式
1.3.3逻辑代数的基本规则
1.4逻辑函数的建立及其表示方法
1.5逻辑函数的化简
1.5.1逻辑函数的最简形式
1.5.2逻辑函数的公式化简法
1.5.3用卡诺图化简逻辑函数
1.6具有无关项逻辑函数的化简
1.7数字电路中的半导体器件
1.7.1本征半导体
1.7.2杂质半导体
1.7.3PN结及其单向导电性
1.7.4半导体二极管
1.7.5双极型晶体管
1.7.6增强型绝缘栅场效应晶体管
习题1
第2章集成逻辑门电路
引言
2.1基本逻辑门电路
2.1.1二极管与门及或门电路
2.1.2非门电路(BJT反相器)
2.2CMOS逻辑门电路
2.2.1CMOS反相器
2.2.2常用的CMOS门电路
2.2.3CMOS传输门和双向模拟开关
2.2.4CMOS漏极开路门及三态门
2.2.5CMOS三态门的应用
2.2.6CMOS逻辑门的主要技术参数
2.3TTL逻辑门电路
2.3.1TTL与非门电路结构和工作原理
2.3.2TTL或非门
2.3.3TTL系列门电路的技术参数
2.3.4TTL集电极开路门和三态门
2.4射极耦合逻辑门电路(ECL门)
2.5BiCMOS门电路
2.5.1BiCMOS反相器
2.5.2其他的BiCMOS门电路
2.6逻辑门电路使用中的几个问题
2.6.1正负逻辑问题
2.6.2实际使用逻辑门的处理措施
2.6.3逻辑门电路综合分析例
习题2
第3章组合逻辑电路
引言
3.1组合逻辑电路概述
3.2组合逻辑电路的分析方法
3.2.1分析组合逻辑电路的大致步骤
3.2.2几种常用的集成组合逻辑电路
3.3组合逻辑电路设计
3.3.1概述
3.3.2组合逻辑电路的设计方法
3.4用小规模集成电路(SSI)设计组合逻辑电路
3.4.1设计组合逻辑电路的大致步骤
3.4.2组合逻辑电路设计举例
3.4.3编码器
3.4.4译码器
3.4.5数值比较器
3.5组合逻辑电路中的竞争-冒险
3.5.1产生竞争-冒险的原因
3.5.2消除竞争-冒险的方法
3.6用MSI芯片设计其他的组合逻辑电路
3.6.1用集成数据选择器实现其他组合逻辑功能
3.6.2用译码器实现多种组合逻辑功能
3.6.3用全加器实现多种组合逻辑功能
3.7组合逻辑电路综合应用例
习题3
第4章锁存器和触发器
引言
4.1概述
4.2基本SR锁存器
4.2.1用与非门构成的基本SR锁存器
4.2.2用或非门构成的基本SR锁存器
4.2.3集成基本SR锁存器
4.3时钟触发器
4.3.1门控SR锁存器
4.3.2主从触发器
4.3.3几种常用的边沿触发器
4.4T触发器和T′触发器
4.4.1T触发器
4.4.2T′触发器
4.5触发器应用举例
习题4
第5章时序逻辑电路
引言
5.1概述
5.2时序逻辑电路的分析方法
5.2.1分析时序逻辑电路的大致步骤
5.2.2寄存器和移位寄存器
5.2.3计数器
5.3时序逻辑电路设计
5.3.13种设计方法
5.3.2一般同步时序逻辑电路的设计方法
5.4MSI时序逻辑器件的应用
5.4.1MSI计数器芯片的应用
5.4.2MSI寄存器芯片的应用
习题5
第6章半导体存储器和可编程逻辑器件
引言
6.1半导体存储器
6.1.1半导体存储器的特点
6.1.2半导体存储器的分类
6.1.3半导体存储器的主要技术指标
6.2随机存取存储器(RAM)
6.2.1RAM的结构
6.2.2RAM的存储单元
6.3只读存储器(ROM)
6.3.1ROM的结构
6.3.2掩模式只读存储器(固定ROM)
6.3.3可编程只读存储器(PROM)
6.3.4可擦除可编程只读存储器(EPROM)
6.4存储器容量的扩展
6.5可编程逻辑器件(PLD)
6.5.1PLD概述
6.5.2可编程阵列逻辑(PAL)
6.5.3通用阵列逻辑(GAL)
6.5.4复杂可编程逻辑器件(CPLD)
6.5.5现场可编程门阵列(FPGA)
6.5.6在系统可编程逻辑器件(ISP-PLD)
6.5.7可编程逻辑器件的开发技术简介
习题
第7章数-模与模-数转换器
引言
7.1D-A转换器
7.1.1D-A转换器及其主要参数
7.1.2权电流型D-A转换器
7.1.3倒T形电阻网络D-A转换器
7.1.4模拟电子开关
7.2A-D转换器
7.2.1A-D转换的一般工作过程
7.2.2并行比较型A-D转换器
7.2.3逐次逼近型A-D转换器
7.2.4双积分式A-D转换器
7.2.5A-D转换器主要技术指标
7.2.6集成A-D转换器及其应用
习题7
第8章脉冲波形的产生与变换
引言
8.1实际的矩形波电压及其参数
8.2集成555定时器
8.2.1集成555定时器简介
8.2.2集成定时器CC7555的内部逻辑电路
8.2.3CC7555的工作原理
8.3施密特触发器
8.3.1用555定时器构成施密特触发器
8.3.2集成施密特触发器
8.3.3用TTL门组成施密特触发器
8.4单稳态触发器
8.4.1555定时器构成单稳态触发器
8.4.2集成单稳态触发器
8.4.3用门电路组成的积分型单稳态触发器
8.5多谐振荡器
8.5.1555定时器构成多谐振荡器
8.5.2石英晶体振荡器
8.6脉冲信号产生与变换电路综合应用举例
习题8
第9章数字电路虚拟实验与数字系统设计基础
引言
9.1Multisim10.0使用方法简介
9.1.1数字电路模拟用虚拟仪表介绍
9.1.2放置元件的方法
9.1.3连线操作
9.1.4基本数字电路分析与设计举例
9.2数字系统设计基础
9.2.1用EDA设计数字系统的一般流程
9.2.2硬件描述语言VerilogHDL简介
9.2.3VerilogHDL的基本元素
9.2.4VerilogHDL的语法结构
9.2.5VerilogHDL描述数字逻辑电路例
9.2.6用ModelSim软件仿真数字系统
习题9
附录
附录A美国标准信息交换码(ASCII)
附录B二进制数算术运算
B.1二进制数加法
B.2二进制数减法
B.3二进制数乘法
B.4二进制数除法
B.5用带符号位的二进制数实现减法运算
B.5.1带符号位的二进制数
B.5.2补码的概念
B.5.3二进制数的模2补码及减法运算
附录C国内外常用逻辑符号对照表
附录DTTL和CMOS逻辑门电路主要技术参数
附录E二进制逻辑单元图形符号简介(GB/T4728.12—2008)
E.1二进制逻辑单元图形符号的组成
E.1.1方框
E.1.2限定符号
E.2逻辑状态及其约定
E.2.1内部逻辑状态和外部逻辑状态
E.2.2逻辑状态和逻辑电平之间的关系
附录F国产半导体集成电路型号命名法(GB3430—1989)
F.1型号的组成
F.2示例
附录G常用ADC和DAC芯片简介
附录H电阻器型号、名称和标称系列
H.1电阻器型号名称对照
H.2电阻器(电位器)标称系列及其误差
部分习题答案
参考文献





上一篇: 数字电路与逻辑设计 [范文兵,李浩亮,李敏 编著] 2014年版
下一篇: 阵列信号处理的理论与应用 第二版

地址:http://www.360book.com/books/122/348914.html