EDA与IC设计 CMOS集成电路后端设计与实战作者: 刘峰编著 出版时间:2015年版内容简介 本书详细介绍整个后端设计流程,分为概述、全定制设计、半定制设计、时序分析四大部分。本书同时基于广度和深度两个方面来阐述整个CMOS集成电路后端设计流程与设计技术,并通过实战案例进行更深入地技术应用讲解,使集成电路后端设计初学者同时得到理论与实战两方面的双重提高。目录目 录前言第1章 引论 11.1 集成电路发展史简介 11.2 国内集成电路发展现状 21.3 国际集成电路发展趋势 4第2章 集成电路后端设计方法 52.1 集成电路后端设计 52.2 后端全定制设计方法 52.2.1 后端全定制设计流程介绍 62.2.2 主流后端全定制设计工具介绍 62.2.3 后端全定制设计小结 132.3 后端半定制设计方法 132.3.1 后端半定制设计流程介绍 132.3.2 主流后端半定制设计工具介绍 142.3.3 后端半定制设计小结 21**部分 后端全定制设计及实战第3章 后端全定制设计之标准单元设计技术 243.1 设计标准单元库的重要性 243.2 标准单元设计技术 253.2.1 标准单元的基本介绍 253.2.2 标准单元的基本类型 273.2.3 标准单元库提供的数据 293.2.4 标准单元设计参数 293.3 标准单元设计流程 393.3.1 方案设计 403.3.2 标准单元电路及版图设计 433.3.3 标准单元库版图和时序信息的提取 453.3.4 库模型与库文档生成 473.3.5 设计工具流程验证 483.3.6 测试电路设计及工艺流片验证 493.4 标准单元设计需要的数据 493.5 标准单元设计EDA工具 50第4章 后端全定制设计之标准单元电路设计技术 514.1 CMOS工艺数字电路实现结构 514.1.1 静态电路实现结构 514.1.2 伪NMOS电路实现结构 524.1.3 传输管与传输门电路 534.1.4 动态电路实现结构 544.1.5 高扇入逻辑电路的实现结构 554.2 CMOS数字电路优化 604.3 标准单元库中几种时序单元介绍 614.3.1 C2MOS触发器 624.3.2 真单相触发器 624.3.3 脉冲触发器 634.3.4 数据流触发器 64第5章 后端全定制设计之标准单元电路设计实战 655.1 电路设计流程 655.2 时序单元HLFF的电路设计 655.2.1 建立库及电路设计环境 655.2.2 Vituoso Schematic Composer使用基础 685.2.3 时序单元HLFF电路实现 695.2.4 时序单元HLFF电路元件的产生 705.2.5 时序单元HLFF电路网表输出 715.3 时序单元HLFF的电路仿真 725.3.1 设置带激励输入的仿真电路图 735.3.2 使用Virtuoso Spectre Circuit Simulator进行电路仿真 74第6章 后端全定制设计之标准单元版图设计技术 806.1 基本CMOS工艺流程 806.2 基本版图层 826.2.1 NMOS/PMOS晶体管的版图实现 836.2.2 串联晶体管的版图实现 836.2.3 并联晶体管的版图实现 846.2.4 CMOS反相器的版图实现 856.2.5 缓冲器的版图实现 856.2.6 CMOS二输入与非门和或非版图实现 866.3 版图设计规则 876.4 版图设计中晶体管布局方法 936.4.1 基本欧拉路径法 946.4.2 欧拉路径法在动态电路中的应用 956.4.3 晶体管尺寸对版图的影响 976.5 标准单元版图设计的基本指导 976.5.1 优化设计标准单元 986.5.2 标准单元PIN脚的设计 100第7章 后端全定制设计之标准单元版图设计实战 1047.1 版图设计流程 1047.2 时序单元HLFF版图实现 1057.2.1 建立项目库及版图设计环境 1057.2.2 Vituoso Layout Editor使用基础 1067.2.3 时序单元HLFF版图实现 1117.2.4 时序单元HLFF版图GDS输出 1157.3 版图设计规则检查 1167.3.1 执行版图设计规则检查 1167.3.2 基于版图设计规则结果的调试 1197.4 版图与电路等价性检查 1207.4.1 执行版图与电路等价性检查 1207.4.2 基于版图与电路等价性检查结果的调试 1247.5 版图寄生参数提取 126第8章 后端全定制设计之标准单元特征化技术 1298.1 标准单元时序模型介绍 1298.1.1 基本的时序模型归纳 1298.1.2 时序信息建模方法 1308.1.3 时序信息文件基本内容 1318.2 标准单元物理格式LEF介绍 1368.2.1 LEF文件中重要参数详细说明 1368.2.2 LEF文件全局设置 1398.2.3 LEF文件中工艺库物理信息设置 1398.2.4 LEF文件中单元库物理信息设置 1428.2.5 LEF对应的图形视图 144第9章 后端全定制设计之标准单元特征化实战 1459.1 时序信息提取实现 1459.1.1 时序信息特征化的实现流程 1459.1.2 时序信息特征化的数据准备 1469.1.3 标准单元HLFF的时序信息特征化 1499.1.4 SiliconSmart工具流程介绍 1559.2 物理信息抽象化实现 1559.2.1 物理信息抽象化实现流程 1569.2.2 建立物理信息抽象化工作环境 1569.2.3 标准单元HLFF的物理信息抽象化 1619.2.4 版图抽象化后LEF数据输出 174第二部分 后端半定制设计及实战第10章 后端半定制设计之物理实现技术 17810.1 半定制物理实现工程师应该具备的能力 17810.2 半定制物理实现流程 17910.3 半定制物理实现使用的EDA工具 18110.4 半定制物理实现需要的数据 18210.5 布局规划 18210.6 电源规划 18810.6.1 电压降与电迁移 18810.6.2 电源规划前的功耗预估方法 19310.6.3 电源条带的基本设置方法 19410.6.4 电源环的基本设置方法 19710.6.5 电源网络分析的基本方法 19710.7 时钟树的实现 19910.7.1 常见时钟网络的实现方法 19910.7.2 时钟树的综合策略 20110.7.3 时钟树的基本性能参数 20210.7.4 时钟树的综合流程 20510.7.5 门控时钟 20910.7.6 时钟树优化基本指导 21010.8 布线 21410.8.1 天线效应 21410.8.2 串扰噪声 22010.8.3 数模混合信号线走线的基本方法 22410.9 ECO 226第11章 后端半定制设计之Open-SparcT1-FPU布局布线实战 22911.1 布局布线的基本流程 22911.2 布局布线工作界面介绍 23011.3 建立布局布线工作环境 23111.4 布局布线实现 23611.4.1 芯片布局 23611.4.2 电源网络实现 23811.4.3 自动放置标准单元 24411.4.4 时钟树综合 24711.4.5 布线 25211.4.6 芯片版图完整性实现 25611.4.7 布局布线数据输出 259第12章 后端半定制设计之Open-SparcT1-FPU电压降分析实战 26212.1 电压降分析的基本流程 26212.2 建立电压降分析的工作环境 26212.3 电压降分析实现 26612.3.1 设置电源网格库 26612.3.2 功耗计算 26912.3.3 电压降分析 271第三部分 静态时序分析及实战第13章 静态时序分析技术 27813.1 静态时序分析介绍 27813.1.1 静态时序分析背景 27813.1.2 静态时序分析优缺点 27913.2 静态时序分析基本知识 28013.2.1 CMOS逻辑门单元时序参数 28013.2.2 时序模型 28113.2.3 互连线模型 28213.2.4 时序单元相关约束 28313.2.5 时序路径 28413.2.6 时钟特性 28713.2.7 时序弧 28913.2.8 PVT环境 29213.3 串扰噪声 29313.3.1 串扰噪声恶化原因 29313.3.2 串扰噪声的体现形式 29413.3.3 串扰噪声相互作用形式 29513.3.4 时间窗口 29613.4 时序约束 29813.4.1 时钟约束 29813.4.2 I/O延时约束 30813.4.3 I/O环境建模约束 30913.4.4 时序例外 31113.4.5 恒定状态约束 31513.4.6 屏蔽时序弧 31613.4.7 时序设计规则约束 31713.5 静态时序分析基本方法 31813.5.1 时序图 31813.5.2 时序分析策略 32013.5.3 时序路径延时的计算方法 32113.5.4 时序路径的分析方法 32313.5.5 时序路径分析模式 327第14章 静态时序分析实战 33914.1 静态时序分析基本流程 33914.2 建立静态时序分析工作环境 33914.3 静态时序分析实现 34314.3.1 建立时间分析 34414.3.2 保持时间分析 36014.3.3 时序设计规则分析 36914.3.4 时序违反修复 371参考文献 374 上一篇: CMOS模拟集成电路设计与仿真实例 基于CadenceADE 陈铖颖,杨丽琼,王统主编 2013年版 下一篇: EDA应用技术 Cadence高速电路板设计与仿真 信号与电源完整性分析 第6版 周润景,任自鑫编著 20