高等学校电子信息类专业系列教材 数字系统集成电路设计导论 作者:张金艺等编著 出版时间:2017年版丛编项: 高等学校电子信息类专业系列教材内容简介 《数字系统集成电路设计导论/高等学校电子信息类专业系列教材》是一本适用于电子技术与电子工程类专业读者的集成电路设计方面的教材,期望读者通过对本教材的学习,对数字系统集成电路设计基本知识和关键技术有一个较全面的了解和掌握;同时,根据对应专业的特点,使读者对集成电路可测试性设计有关知识和当今较先进的集成电路设计方法及Verilog HDL硬件描述语言在集成电路设计全过程的运用也有所了解。《数字系统集成电路设计导论/高等学校电子信息类专业系列教材》内容涵盖设计方法学、生产工艺、EDA相关微电子学基础知识、软件工具、设计步骤、Verilog HDL硬件描述语言、测试方法、可测试性设计和SoC设计等集成电路设计方面的关键知识点。目录第1章 集成电路设计进展1.1 引言1.1.1 集成电路的发展简史1.1.2 集成电路制造工艺的发展1.1.3 集成电路产业结构经历的变革1.1.4 集成电路与电子信息技术1.2 集成电路设计需具备的关键条件及分类方式1.2.1 集成电路设计需具备的4个关键条件1.2.2 集成电路的分类方式1.3 集成电路设计方法与EDA工具发展趋势1.3.1 集成电路设计方法的演变1.3.2 常用的集成电路设计方法1.3.3 集成电路EDA工具的发展趋势习题参考文献第2章 集成电路制造工艺2.1 集成电路制造工艺与制造流程介绍2.1.1 集成电路制造工艺介绍2.1.2 CMOS工艺简介2.1.3 以硅工艺为基础的集成电路生产制造流程2.1.4 集成电路制造工艺的新技术与新发展2.2 CMOS电路版图2.2.1 CMOS逻辑电路2.2.2 CMOS版图设计(基于CMOS反相器)2.3 系统中各种延迟特性分析2.3.1 延迟特性简介2.3.2 CMOS反相器的门延迟参考文献第3章 数字集成电路设计描述与仿真3.1 数字集成电路的设计描述3.1.1 数字集成电路设计的层次化设计及描述域3.1.2 集成电路设计的描述方式3.2 集成电路逻辑仿真与时序分析3.2.1 集成电路设计验证3.2.2 集成电路设计验证中的逻辑仿真3.2.3 集成电路设计中的时序分析3.2.4 逻辑仿真与时序分析不足3.3 仿真建模与仿真流程3.3.1 数字系统仿真模型的建立3.3.2 数字系统仿真流程3.4 常用集成电路逻辑仿真工具介绍3.4.1 ModelSim工具3.4.2 VCS工具3.4.3 Quartus Ⅱ工具3.4.4 Cadence公司逻辑仿真工具3.4.5 Prime Time工具3.5 系统验证3.5.1 验证方法学和验证语言3.5.2 UVM简介3.5.3 基于System Verilog的UVM类库3.5.4 UVM举例习题参考文献第4章 数字集成电路设计综合4.1 设计综合概述4.1.1 设计综合发展及分类4.1.2 集成电路高层次综合简述4.1.3 集成电路版图综合简述4.2 集成电路逻辑综合4.2.1 概述4.2.2 HDL编码风格与逻辑综合4.2.3 设计约束的施加4.2.4 设计约束的估算4.2.5 高级时钟约束4.3 DC工具使用流程4.3.1 DC图形模式使用4.3.2 DC命令模式使用习题参考文献第5章 集成电路测试与可测试性设计5.1 集成电路测试技术概述5.1.1 集成电路测试原理5.1.2 集成电路测试的分类5.1.3 自动测试设备介绍5.2 数字集成电路中的故障模型5.2.1 缺陷、失效和故障的概念和区别5.2.2 常用的几种故障模型5.2.3 故障的压缩和故障冗余5.3 逻辑模拟和故障模拟5.3.1 逻辑模拟算法5.3.2 故障模拟算法5.4 组合电路测试生成5.4.1 代数法5.4.2 路径敏化法5.4.3 D算法5.4.4 组合电路测试生成算法总结5.5 可测试性设计5.5.1 专用可测试性设计技术5.5.2 扫描路径法5.5.3 边界扫描法5.5.4 内建自测试法5.6 SoC测试技术5.6.1 基于核的SoC测试的基本问题5.6.2 SoC测试结构5.6.3 IEEE P1500标准5.6.4 SoC的测试策略5.7 纳米技术时代测试技术展望习题参考文献第6章 Verilog HDL数字系统设计6.1 Verilog HDL入门知识6.1.1 Verilog HDL概述6.1.2 Verilog HDL设计方法6.1.3 Verilog HDL中的模块6.1.4 Verilog HDL中对所用词的约定法则6.1.5 数、数据类型与变量6.1.6 运算表达式中的运算符与操作数6.2 Verilog HDL行为描述与建模6.2.1 行为建模的基本程序架构6.2.2 块结构6.2.3 块结构中的常用程序语句6.2.4 赋值语句6.2.5 块结构中的时间控制6.2.6 行为描述与建模中的任务和函数6.3 Verilog HDL结构描述与建模6.3.1 结构建模的基本程序架构6.3.2 层次化设计中的结构描述与建模6.3.3 基于Verilog HDL内置基本逻辑门的结构描述与建模6.4 Verilog HDL仿真模块与模块仿真6.4.1 Verilog HDL仿真模块构建6.4.2 Verilog HDL系统任务和系统函数习题参考文献附录:第6章习题技术要求与仿真要求参考第7章 系统集成电路SoC设计7.1 系统集成电路SoC设计简介7.1.1 集成电路设计方法的演变7.1.2 SoC概述7.1.3 SoC设计面临的新挑战7.1.4 SoC设计对IP的挑战7.1.5 SoC设计的标准化7.2 SoC的关键技术7.2.1 IP核复用设计7.2.2 软/硬件协同设计7.2.3 互连效应7.2.4 物理综合7.2.5 低功耗设计7.3 SoC设计思想与设计流程7.3.1 SoC设计思想7.3.2 SoC设计流程7.3.3 基于复用平台的SoC设计7.4 IP核复用技术与IP核设计标准化7.4.1 IP核技术的进展7.4.2 IP核设计流程7.4.3 IP核的设计验证7.4.4 IP核的复用技术7.5 片上总线7.5.1 源于传统微机总线的片上总线7.5.2 片上总线接口标准7.5.3 片上总线的层次化结构7.5.4 AMBA总线7.5.5 Avalon总线7.5.6 OCP总线7.5.7 主从式Wishbone总线7.5.8 CoreConnect总线习题参考文献英语缩略语 上一篇: 数字电路逻辑设计 第3版 学习指导书 王毓银主编;王毓银,沈明山编 2018年版 下一篇: 数字逻辑电路基础 陈彦辉,冯毛官,胡力山编著 2014年版