基于HyperLynx 9.0的信号和电源完整性仿真分析作者: 周润景 等编著 出版时间:2017年版丛编项: EDA应用技术内容简介 本书以HyperLynx 9.0软件为基础,以具体的电路为范例,系统讲述了信号完整性和电源完整性仿真分析的全过程。本书不仅介绍了信号和电源完整性设计的基础知识,也详细介绍了HyperLynx 9.0软件的功能和使用流程。为了使读者对高速电路设计有更清晰的认识,本书还以理论与实践相结合的方式,对HDMI、PCI-E、DDR等设计电路布线前、后的仿真进行了详细介绍。目录第1章 信号完整性概述1.1 信号完整性的要求以及问题的产生1.2 信号完整性问题的分类1.3 模型介绍习题第2章 IBIS模型介绍2.1 IBIS工作原理2.2 IBIS基础知识2.3 IBIS器件描述2.4 IBIS模型的建立2.5 IBIS模型的验证方法2.6 IBIS模型与信号完整性分析习题第3章 传输线理论与信号完整性分析3.1 传输线模型3.2 传输线的特性阻抗3.3 反射的理论分析和仿真3.4 端接电阻匹配方式3.5 多负载的端接习题第4章 信号完整性原理图4.1 建立新的自由格式(Free-Form)原理图4.2 原理图设计进阶习题第5章 布线前仿真5.1 对网络的LineSim仿真5.2 对网络的EMC分析习题第6章 LineSim的串扰及差分信号仿真6.1 串扰及差分信号的技术背景6.2 LineSim的串扰分析6.3 LineSim的差分信号仿真习题第7章 HyperLynx模型编辑器7.1 集成电路的模型7.2 IBIS模型编辑器7.3 使用IBIS模型习题第8章 布线后仿真8.1 布线后仿真(BoardSim)用户界面8.2 快速分析整板的信号完整性和EMC问题8.3 在BoardSim中运行交互式仿真8.4 使用曼哈顿布线进行BoardSim仿真习题第9章 BoardSim的串扰及Gbit信号仿真9.1 快速分析整板的串扰强度9.2 交互式串扰仿真9.3 Gbit信号仿真习题第10章 高级分析技术10.1 4个“T”的研究10.2 BoardSim中的差分对10.3 建立SPICE电路连接10.4 标准眼图与快速眼图仿真习题第11章 多板仿真11.1 多板仿真概述11.2 建立多板仿真项目11.3 运行多板仿真11.4 多板仿真练习习题第12章 HDMI实例仿真12.1 HyperLynx中的TMDS布线12.2 基本TMDS传输信号分析12.3 TMDS差分对对内偏移仿真12.4 TMDS差分对对间偏移12.5 串扰的影响习题第13章 PCI-E的设计与仿真13.1 PCI-E设计工具介绍13.2 分析传输线路上的损耗13.3 分析发射机的性能13.4 串扰分析习题第14章 SATA接口的仿真分析14.1 SATA接口简介14.2 SATA的电路仿真 习题第15章 SAS的实例仿真15.1 分析输电线路的损耗15.2 系统仿真及眼图分析15.3 串扰分析习题第16章 DDR的数据仿真和地址仿真16.1 DDR仿真概述16.2 DDR数据仿真前的数据验证16.3 DDR数据仿真的具体步骤16.4 DDR地址仿真前的数据验证16.5 DDR地址仿真的具体步骤习题第17章 USB实验仿真与结果分析17.1 实验仿真过程17.2 结果分析与总结习题第18章 直流压降分析18.1 前仿真的直流压降分析18.2 后仿真的直流压降分析18.3 批量直流压降分析习题第19章 去耦分析19.1 去耦分析(Pre-Layout)19.2 后仿真的去耦分析19.3 去耦电容在后仿真分析中的作用19.4 使用QPL 文件为去耦电容分配模型习题第20章 板层噪声分析和SI/PI联合仿真20.1 前仿真层噪声分析20.2 后仿真层噪声分析20.3 设置和运行SI/PI 联合仿真20.4 执行信号过孔旁路分析习题第21章 DDR2 内存接口的布局前信号完整性分析21.1 创建一个DDR2内存接口多板工程21.2 在LineSim中规划和设计叠层与多层板21.3 在LineSim中创建内存数据网络21.4 数据写操作的终端方案21.5 数据读操作的终端对策21.6 传输线长度、过孔和驱动强度对信号完整性的影响21.7 设置分析选通脉冲差分网络习题第22章 DDR2存储器接口前仿真串扰分析22.1 单端网络中的串扰 22.2 差分对上的串扰 习题第23章 DDR2存储器接口的布局前仿真时序分析23.1 设置数据激励和选通脉冲网络23.2 仿真并且获得写操作的建立时间裕量 23.3 获得写操作的保持时间裕量23.4 探究影响源同步时序的因素习题第24章 DDR2存储器接口的后仿真验证24.1 收集设计信息并为DDRx向导准备设计电路24.2 设置DDRx向导24.3 分析DDR2 仿真结果习题第25章 串行通道的前仿真分析 25.1 探索多层板中的PCI-E串行通道25.2 设置叠层以减小损耗25.3 分析通道的不同配置对损耗的影响25.4 检查驱动端规范25.5 检查接收器规范25.6 通过仿真得出整个通道的驱动约束限制习题第26章 串行通道的后仿真验证26.1 从一个多层板工程中验证串行通道26.2 在多层板中设置连接器模型26.3 通过导出到LineSim验证一个串行通道26.4 快速眼图仿真习题 上一篇: 基于FPGA的数字图像处理原理及应用 牟新刚 等著 2017年版 下一篇: 基于IPv6的分布式网络搜索机制的研究 林玉香 著 2018年版